Politechnika Łódzka jest jedną z najlepszych uczelni technicznych w Polsce. Posiada ponad 80-letnią tradycję
i doświadczenie w kształceniu kadr i prowadzeniu badań naukowych. Jest atrakcyjnym partnerem dla biznesu. Współpracuje z największymi firmami w kraju i za granicą. Prowadzi badania naukowe na europejskim poziomie, tworzy nowe technologie i patenty przy współpracy z najlepszymi ośrodkami naukowymi na całym świecie. Jednym z filarów zarządzania Politechniką Łódzką jest równe traktowanie pracowników niezależnie od ich płci, wieku, rasy czy innych cech demograficzno-społecznych. W 2016 roku PŁ jako pierwsza Uczelnia techniczna w Polsce otrzymała logo HR EXCELLENCE IN RESEARCH, potwierdzające, że Uczelnia stosuje zasady „Europejskiej Karty Naukowca” i „Kodeksu postępowania przy rekrutacji pracowników naukowych”.
1. Wymagania stawiane kandydatowi:
• co najmniej stopień doktora w dziedzinie nauk technicznych w dyscyplinie informatyka techniczna i telekomunikacja;
• udokumentowane doświadczenie w pracach badawczych w obszarze systemów sterowania, zabezpieczeń
i akwizycji, ze szczególnym uwzględnieniem systemów dla wielkich infrastruktur badawczych wykorzystujących nadprzewodzące akceleratory liniowe;
• dorobek naukowy udokumentowany min. 2 publikacjami w czasopismach umieszczonych w „Wykazie czasopism naukowych i recenzowanych materiałów z konferencji międzynarodowych” publikowanym przez Ministra Nauki
i Szkolnictwa Wyższego, dominujące w dziedzinie techniki akceleratorowej i sterowania systemami LLRF;
• znajomość wybranych technik badawczych, takich jak: projektowanie i programowanie systemów wbudowanych sterujących zasilaczami wysokiego napięcia oraz innymi podsystemami sterowania nadprzewodzących akceleratorów linowych; testowanie i walidacja algorytmów regulacji; projektowanie integracja oprogramowania
z systemami LLRF oraz RFPI w warstwie systemowej oraz w środowisku EPICS; analiza danych pomiarowych
i walidacja zgodności technicznej; wdrażanie i utrzymanie oprogramowania w środowisku przemysłowym oraz środowisku dużych infrastruktur badawczych; tworzenie repozytoriów kodu (Git), CI/CD, testów jednostkowych, przygotowanie dokumentacji użytkowej i serwisowej; monitorowanie pracy systemu po wdrożeniu (data logging, fault diagnostics).
• uczestnictwo w konferencjach krajowych oraz międzynarodowych;
• znajomość języka angielskiego na poziomie nie niższym niż B2;
• umiejętność pracy w międzynarodowym zespole naukowym;
• umiejętność samodzielnego podejmowania decyzji;
• otwartość na nowe koncepcje, łatwość przyswajania wiedzy;
Dodatkowymi atutami będzie:
• znajomość obsługi systemów sterowania LLRF nadprzewodzących akceleratorów liniowych;
• doświadczenie w pracy z oprogramowaniem do budowy oraz programowania układów reprogramowalnych FPGA (Xilinx, Lattice, etc.);
• doświadczenie w planowaniu i prowadzeniu eksperymentów naukowych w zakresie rozwoju, budowania oraz testowania oprogramowania na platformy SoM (System on Module);
2. Warunki pracy:
• pełen etat;
• zatrudnienie na czas określony, na okres 10 miesięcy, z możliwością późniejszego przedłużenia zatrudnienia;
termin rozpoczęcia pracy: 01.01.2026 r.
3. Opis przewidywanego zakresu zadań i obowiązków:
• prowadzenie prac badawczych związanych z opracowaniem, implementacją i wdrożeniem oprogramowania na wszystkich poziomach dla projektowanego zasilacza wysokiego napięcia dla projektu PIP-II, w szczególności:
o opracowanie specyfikacji struktury i komponentów oprogramowania na podstawie dostarczonych wymagań,
o opracowanie oprogramowania na poziomie systemowym do komunikacji i zarządzania warstwą sprzętową,
o opracowanie oprogramowania na poziomie systemu sterowania (control system) w środowisku EPICS wraz z panelami operatorskimi,
o opracowanie dokumentacji technicznej,
o dokumentacja kodu źródłowego,
o tworzenie i prowadzenie repozytoriów do wersjonowania projektowanego oprogramowania,
o opracowanie i przeprowadzenie testów oprogramowania,
o integracja, testowanie i ewaluacja oprogramowania w środowisku testowym,
o integracja oprogramowania z infrastrukturą docelową,
o Opracowanie dokumentacji testów FAT / SAT / IQ / OQ.
o Analiza zgodności z normami bezpieczeństwa,
o Walidacja oprogramowania i konfiguracji pod względem niezawodności i powtarzalności
• przygotowywanie publikacji naukowych zgodnie z wymogami docelowych czasopism naukowych;
• wyjazdy zagraniczne związane z realizacją projektów i prac badawczych oraz uczestnictwo w konferencjach międzynarodowych.
4. Wykaz wymaganych dokumentów:
1) Podanie o zatrudnienie do JM Rektora PŁ;
2) CV z danymi kontaktowymi, uwzględniające dotychczasowe osiągnięcia naukowe;
3) Kwestionariusz osobowy dla osoby ubiegającej się o zatrudnienie w Politechnice Łódzkiej, stanowiący załącznik nr 1.1 do „POLITYKI OTM-R – OTWARTY PRZEJRZYSTY MERYTORYCZNY PROCES REKRUTACJI”;
4) Klauzula o ochronie danych osobowych, stanowiąca załącznik nr 1.2 do „POLITYKI OTM-R – OTWARTY PRZEJRZYSTY MERYTORYCZNY PROCES REKRUTACJI”;
5) Zgoda na przetwarzanie danych osobowych, stanowiąca załącznik nr 1.3 do „POLITYKI OTM-R – OTWARTY PRZEJRZYSTY MERYTORYCZNY PROCES REKRUTACJI”;
6) odpisy/kopie dyplomów;
7) inne dokumenty potwierdzające posiadane kwalifikacje.
5. Miejsce, forma i termin składania dokumentów:
Dokumenty należy:
• przesłać drogą elektroniczną na adres mailowy: w2k22@adm.p.lodz.pl, w tytule maila dopisując „Konkurs adiunkt” (wszystkie wymagane dokumenty/załączniki należy przesłać w formie plików PDF, łączna wielkość załączanych plików nie powinna przekroczyć 10 MB) lub
• przesłać pocztą tradycyjną na adres:
Politechnika Łódzka, Katedra Mikroelektroniki i Technik Informatycznych,
ul. Wólczańska 221, 93-005 Łódź, lub
• złożyć osobiście pod wskazanym adresem
do dnia 01.12.2025 r. do godziny 15:00, z dopiskiem na kopercie „Konkurs adiunkt”.
Kandydaci/tki, spełniający wymogi formalne oraz wymagania projektu, mogą zostać zaproszeni na rozmowę kwalifikacyjną. Informacje dotyczące ewentualnej rozmowy kwalifikacyjnej zostaną przesłane Kandydatom/kom pocztą elektroniczną.
6. Dane osoby do kontaktu:
W sprawach związanych z konkursem należy kontaktować się z sekretariatem Katedry Mikroelektroniki i Technik Informatycznych: tel. 42 631 27 27, 42 631 26 28, e-mail: w2k22@adm.p.lodz.pl
Dodatkowych informacji na temat konkursu udziela mgr Marta Błaszczyk.
7. Przewidywany termin rozstrzygnięcia konkursu: 05.12.2025 r.
8. Opis jednostki zatrudniającej
Katedra Mikroelektroniki i Technik Informatycznych Politechniki Łódzkiej prowadzi działalność naukową i dydaktyczną
w dziedzinie nauk inżynieryjno-technicznych, w ramach dwóch dyscyplin naukowych: automatyki, elektroniki, elektrotechniki i technologii kosmicznych oraz informatyki technicznej i telekomunikacji. W Katedrze prowadzone są prace naukowe, badawcze i rozwojowe w zakresie różnych dziedzin elektroniki i informatyki. Podejmowane działania koncentrują się w szczególności na: projektowaniu i modelowaniu układów scalonych, syntezie HDL nowoczesnych układów ASIC-VLSI, projektowaniu i modelowaniu nowoczesnych przyrządów mocy i układów Smart Power, symulacji termicznej i elektrotermicznej przyrządów półprzewodnikowych mocy i obwodów VLSI i innych, termografii
w podczerwieni, projektowaniu układów reprogramowalnych FPGA i CPLD, sieciach neuronowych, projektowaniu systemów mikro-elektro-mechanicznych (MEMS) z wykorzystaniem języka VHDL-AMS, elektronice mocy, projektowaniu zaawansowanych serwisów WWW, bazach danych, projektowaniu aplikacji dla urządzeń mobilnych, przetwarzaniu obrazów medycznych, zastosowaniu informatyki w medycynie.
9. Dodatkowe informacje: Posiadamy wewnętrzną procedurę dokonywania zgłoszeń naruszeń prawa
i podejmowania działań następczych w Politechnice Łódzkiej.
